WikiEdge:ArXiv-2408.17007v1/methods:修订间差异

来自WikiEdge
跳转到导航 跳转到搜索
David留言 | 贡献
Saved page by David
David留言 | 贡献
Saved page by David
 
(未显示同一用户的3个中间版本)
第1行: 第1行:
<!-- 不要移除下面第如果有编辑错误,请直接修改第二行以后内容 -->
本文介绍了种基于[[忆阻器]]的计算存储硬件加速器,用于片上训练和推理重点关注其在设备变化、导电差和输入噪声下的准确性和效率。
<div style="float: right;">[{{fullurl:WikiEdge:ArXiv-2408.17007v1/methods|action=edit}} 编辑]</div>
利用商业可用的基于[[银]]的金属自定向通道(M-SDC)忆阻器的真实SPICE模型研究将固有设备非理想性纳入电路仿真中。
== 工作方==
硬件由30个忆阻器和4个[[神经元]]组成,利用[[钨]]、[[铬]]和[[碳]]介质的三种不同的M-SDC结构执行二进制[[图像分类]]任务。
这篇论文的主要工作方法是通过构造辅助函数和利用椭圆正则理论来证明Lane-Emden系统在半空间中无正古典解作者首先通过移动平面方法证了解单调性,然后利用比较原理非线性最大原理来控制解及其梯度增长接着通过构造特定的辅助函数边界Harnack不等式,得到了关解及其法向导数对数梯度估计。最后,结合些结果,证明在有限条带内界的非存在性
片上训练算精确调整忆阻器导电以实现目标权重结果表,训练期间加入适度噪声(<15%)可以增强对设备变化和噪声输入数据[[鲁棒]]
即使在导电变化输入噪声下也能实现高达97%的[[准确率]]。网络可以在不显著损失准确率的情况下容忍10%导电误差值得注意的是
在训练期间省略初始忆阻器重置脉冲可以显著减少训练时间能量消耗。使忆阻器设的硬件表现出优越的性能,
实现了2.4秒的训练时间和18.9毫焦耳的能量消耗。这项研究为开发用于[[边缘应用]]的[[片上学习]]的鲁棒和能效高的基于忆阻器的[[神经网络]]提供解。

2024年9月3日 (二) 07:07的最新版本

本文介绍了一种基于忆阻器的计算存储硬件加速器,用于片上训练和推理,重点关注其在设备变化、导电误差和输入噪声下的准确性和效率。 利用商业可用的基于的金属自定向通道(M-SDC)忆阻器的真实SPICE模型,研究将固有的设备非理想性纳入电路仿真中。 硬件由30个忆阻器和4个神经元组成,利用介质的三种不同的M-SDC结构执行二进制图像分类任务。 片上训练算法精确调整忆阻器导电性以实现目标权重。结果表明,训练期间加入适度噪声(<15%)可以增强对设备变化和噪声输入数据的鲁棒性, 即使在导电变化和输入噪声下也能实现高达97%的准确率。网络可以在不显著损失准确率的情况下容忍10%的导电误差。值得注意的是, 在训练期间省略初始忆阻器重置脉冲可以显著减少训练时间和能量消耗。使用基于铬的忆阻器设计的硬件表现出优越的性能, 实现了2.4秒的训练时间和18.9毫焦耳的能量消耗。这项研究为开发用于边缘应用片上学习的鲁棒和能效高的基于忆阻器的神经网络提供了见解。