WikiEdge:ArXiv-2408.17007v1/summary:修订间差异

来自WikiEdge
跳转到导航 跳转到搜索
David留言 | 贡献
Saved page by David
David留言 | 贡献
Saved page by David
 
(未显示同一用户的3个中间版本)
第1行: 第1行:
<!-- 不要移除下面第如果有编辑错,请直接修改第二行以后内容 -->
本文介绍了种基于[[忆阻器]]的计算存储硬件加速器,用于片上训练和推理重点关注其在设备变化、导电差和输入噪声下准确性和效率。
<div style="float: right;">[{{fullurl:WikiEdge:ArXiv-2408.17007v1/summary|action=edit}} 编辑]</div>
利用商业可用的基于[[银]]的金属自定向通道(M-SDC)忆阻器真实SPICE模型,研究将固有的设备非理想性纳入电路仿真中。
== 核心内容 ==
硬件由30个忆阻器和4个[[神元]]组成,利用[[钨]]、[[铬]]和[[碳]]介质的三种同的M-SDC结构执行二进制[[图像分类]]任务
本文核心内容是关于在半空间中Lane-Emden系统的Dirichlet问题的研究。作者Yimei Li和Philippe Souplet证明了在限条带内受限制典解存在这项非存在结果之前仅在有界解或非线性项的幂次受到限制时已知文章首先回顾了Lane-Emden方程和系统的背景,然后介绍了主要结果,即定理1.1,它表明对于任意p, q > 1问题(1.1)具有在有限条带上有界正经典解接着文章详细阐述了证明的主要步骤新思想,包括构造辅助函数、利比较原理和非线最大原理以及对解凸性进行分析最后,文章通过一系列命题引理,逐步证明定理1.1,并讨论了其在不同维度和指数条件下的意义
片上训练算法精确调整忆阻器导电以实现目标权重。结果表明,训练期间加入适度噪声(<15%)可以增强设备变化和噪声输入数据的[[鲁棒性]]
即使在导电变化和输入噪声下也能实现高达97%的[[准确率]]。网络可以在显著损失准确率的情况下容忍10%导电误差值得注意的是
在训练期间省略初始忆阻器重置脉冲可以显著减少训练时间能量消耗。使基于铬的忆阻器设计的硬件表现出优越的
实现了2.4秒的训练时间和18.9毫焦耳能量消耗这项研究为开发用于[[边缘应用]]的[[片上学习]]的鲁棒能效高的基于忆阻器的[[神经网络]]提供见解

2024年9月3日 (二) 07:04的最新版本

本文介绍了一种基于忆阻器的计算存储硬件加速器,用于片上训练和推理,重点关注其在设备变化、导电误差和输入噪声下的准确性和效率。 利用商业可用的基于的金属自定向通道(M-SDC)忆阻器的真实SPICE模型,研究将固有的设备非理想性纳入电路仿真中。 硬件由30个忆阻器和4个神经元组成,利用介质的三种不同的M-SDC结构执行二进制图像分类任务。 片上训练算法精确调整忆阻器导电性以实现目标权重。结果表明,训练期间加入适度噪声(<15%)可以增强对设备变化和噪声输入数据的鲁棒性, 即使在导电变化和输入噪声下也能实现高达97%的准确率。网络可以在不显著损失准确率的情况下容忍10%的导电误差。值得注意的是, 在训练期间省略初始忆阻器重置脉冲可以显著减少训练时间和能量消耗。使用基于铬的忆阻器设计的硬件表现出优越的性能, 实现了2.4秒的训练时间和18.9毫焦耳的能量消耗。这项研究为开发用于边缘应用片上学习的鲁棒和能效高的基于忆阻器的神经网络提供了见解。